广东可易亚半导体科技有限公司

国家高新企业

cn en

应用领域

运放加法器电路原理,运放加法器电路图-KIA MOS管

信息来源:本站 日期:2024-01-02 

分享到:

运放加法器电路原理,运放加法器电路图-KIA MOS管


运放加法器电路原理:

将多个输入信号通过电阻分压器接入运放的反向输入端,然后将运放的正向输入端接地,最后将输出端连接到负载电阻上。当输入信号经过电阻分压器后,它们的电压将被转换成电流,然后通过运放的反向输入端输入到运放内部的差分放大器中。差分放大器会将两个输入信号的差值放大,并输出到运放的输出端。由于运放的反向输入端接收到的多个输入信号的电流相加,因此输出信号就是它们的和。


运放加法器电路图

运放加法器电路

由虚短知:

V- = V+ = 0 ……a

由虚断及基尔霍夫定律知,通过R2与R1的电流之和等于通过R3的电流,故

(V1 – V-)/R1 + (V2 – V-)/R2 = (Vout – V-)/R3 ……b

代入a式,b式变为

V1/R1 + V2/R2 = Vout/R3

如果取

R1=R2=R3

则上式变为

Vout=V1+V2

这就是反相加法器,相位相反,输出等于两个输入的和。


运放加法器电路

因为虚断,运放同向端没有电流流过,则流过R1和R2的电流相等,同理流过R4和R3的电流也相等。故

(V1 – V+)/R1 = (V+ - V2)/R2 ……a

(Vout – V-)/R3 = V-/R4 ……b

由虚短知:

V+ = V- ……c

如果R1=R2,R3=R4,则由以上式可以推导出

V+ = (V1 + V2)/2 V- = Vout/2

故Vout = V1 + V2 

也是一个加法器


运放加法器这种电路通常使用运放作为核心元件,因为运放具有高增益、高输入阻抗和低输出阻抗等优点,可以有效地放大和处理信号。在实际应用中,运放加法器电路可以用于音频信号的混音、电压信号的加法运算等。


联系方式:邹先生

联系电话:0755-83888366-8022

手机:18123972950(微信同号)

QQ:2880195519

联系地址:深圳市福田区金田路3037号金中环国际商务大厦2109


请搜微信公众号:“KIA半导体”或扫一扫下图“关注”官方微信公众号

请“关注”官方微信公众号:提供  MOS管  技术帮助

免责声明:本网站部分文章或图片来源其它出处,如有侵权,请联系删除。