lvds信号介绍,LVDS电平标准详解-KIA MOS管
LVDS电平标准
LVDS(Low Voltage Differential Signaling),低电压差分信号,是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。
LVDS传输支持速率一般在155Mbps(大约为77MHZ)以上。
IEEE在两个标准中对LVDS信号进行了定义。ANSI/TIA/EIA-644中,推荐最大速率为655Mbps,理论极限速率为1.923Mbps。
LVDS信号传输组成
LVDS信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。
差分信号发送器:将非平衡传输的TTL信号转换成平衡传输的LVDS信号。通常由一个IC来完成;
差分信号接收器:将平衡传输的LVDS信号转换成非平衡传输的TTL信号。通常由一个IC来完成;
差分信号互联器:包括联接线(电缆或者PCB走线),终端匹配电阻。按照IEEE规定,电阻为100欧。我们通常选择为100,120欧。
LVDS信号电平特性
LVDS物理接口使用1.2V偏置电压作为基准,提供大约400mV摆幅。LVDS驱动器由一个驱动差分线对的电流源组成(通常电流为3.5mA),LVDS接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过100Q的匹配电阻,并在接收器的输入端产生大约350mV的电压。电流源为恒流特性终端电阻在100120欧姆之间,则电压摆动幅度为:3.5mA*100=350mV;3.5mA*120=420mV。
LVDS电平标准的电气特性:
高速传输能力:最高可达2Gbps。
低电压和低功耗:采用恒流源模式,功耗几乎不随频率变化。
低噪声辐射:差分传输方式减少电磁辐射。
抗干扰能力强:差分传输方式对共模噪声有较强的抵抗能力。
低摆幅:信号摆幅通常在250mV到450mV之间。
lvds信号
最高速度为3.125Gbps,一般应用于点到点的场合。
举例:用于并行高速总线SPI4.2的I/O接口电平。
1、驱动器驱动电流为3.5mA。
2、终端通过在差分线两端接1000电阻形成350mV的电压摆幅。
3、正向流动,产生逻辑电平1。反向流动,产生逻辑电平0。
4、摆幅小,功耗低,功耗为3.5mA*350mV=1.2mW。不随着频率升高而增大功耗。
5、高速逻辑电平中,LVDS是功耗最低的。
联系方式:邹先生
座机:0755-83888366-8022
手机:18123972950(微信同号)
QQ:2880195519
联系地址:深圳市龙华区英泰科汇广场2栋1902
搜索微信公众号:“KIA半导体”或扫码关注官方微信公众号
关注官方微信公众号:提供 MOS管 技术支持
免责声明:网站部分图文来源其它出处,如有侵权请联系删除。